«Материнские платы и чипсеты» — 4-е изд. (стр. 62)


ЧИПСЕТЫ

- 62 - 

trans «Материнские платы и чипсеты» — 4 е изд.  (стр. 62)trans «Материнские платы и чипсеты» — 4 е изд.  (стр. 62)trans «Материнские платы и чипсеты» — 4 е изд.  (стр. 62)trans «Материнские платы и чипсеты» — 4 е изд.  (стр. 62)trans «Материнские платы и чипсеты» — 4 е изд.  (стр. 62)trans «Материнские платы и чипсеты» — 4 е изд.  (стр. 62)trans «Материнские платы и чипсеты» — 4 е изд.  (стр. 62)trans «Материнские платы и чипсеты» — 4 е изд.  (стр. 62)trans «Материнские платы и чипсеты» — 4 е изд.  (стр. 62)trans «Материнские платы и чипсеты» — 4 е изд.  (стр. 62)trans «Материнские платы и чипсеты» — 4 е изд.  (стр. 62) 

trans «Материнские платы и чипсеты» — 4 е изд.  (стр. 62)trans «Материнские платы и чипсеты» — 4 е изд.  (стр. 62) К стр. 61 

 

Чипсеты фирмы Intel

  

i848P Chipset

Чипсет i848P Chipset (i848P) ориентирован на сектор настольных компьютеров. Поддерживает процессоры Intel Pentium 4 с технологией Hyper-Threading, созданные по технологии 0,13 мкм, подключаемые через разъем Socket 478 и работающие с шиной FSB типа QPB (Quad-Pumped Bus). Рассчитан на тактовую частоту 100, 133 и 200 МГц, что обеспечивает частоту передачи данных 400, 533, 800 МГц. Спустя некоторое время после анонса было объявлено, что он поддерживает Intel Pentium 4 и Celeron, созданные на основе ядра Prescott (технология 90 нм).

Чипсет i848P создан на основе набора i865PE, известного также как и Springdale и являющегося флагманом линейкиi 865.

i848P имеет хабовую архитектуру и содержит чипы MCH и ICH, соединенные 266 Мбайт/с (8 бит, 1,5 В, 466 МГц) шиной, получившей наименование Hub Interface.

Микросхема MCH содержит контроллеры, предоставляющие интерфейсы с высокой пропускной способностью. Эти контроллеры управляют системной шиной с передачей данных с частотой 800 МГц и подсистемой оперативной памяти. Кроме того, они организуют работу графического интерфейса AGP 8X (1,5 В) и средств связи с микросхемой ввода/вывода хаба ICH.

Особенностью чипсета, как и наборов линейки i865, является поддержка средств архитектуры Intel Communication Streaming Architecture (CSA) с интерфейсом на основе выделенной сетевой шины (Dedicated Network Bus, DNB). Эта шина обеспечивает передачу данных по стандарту Gigabit Ethernet (GbE) посредством подключенного контроллера 82547EI.

Микросхемой MCH чипсета i848P поддерживается одноканальная подсистема оперативной памяти DDR266, DDR333 и DDR400 без ECC c общим объемом до 2 Гбайт при 2 DIMM (в наборах линейки i865 используется двухканальная память DDR SDRAM).

Для расширения диапазона конфигураций компьютерных систем, а также управления их производительностью в чипсете предусмотрена установка разных частот передачи данных для шин процессора и памяти. Возможны следующие установки FSB/Memory: 800/400, 800/333, 533/333, 533/266, 400/333, 400/266 МГц.

За связь с периферийными устройствами отвечает хаб ввода/вывода пятой версии — ICH5, поддерживающий: до 6 устройств PCI Busmaster, AC’97 (20 бит, AC’97 2.2), 8 портов USB 2.0, 4 устройства IDE Parallel ATA/100, 2 устройства IDE с интерфейсом Serial ATA-150.

Базовый комплект i848P состоит из микросхем: 82848P Memory Controller Hub (MCH, 932 pin FC-BGA), 82801EB I/O Controller Hub 5 (ICH5, 460 pin BGA). Совместно с ними используется традиционная микросхема Firmware Hub (FWH). 

 

 К стр. 63 

Аннотация  

Краткое содержание книги  

Полное содержание книги

  


Ссылки по теме

Leave a Reply

You must be logged in to post a comment.