Серверные чипсеты ServerWorks

Евгений Рудометов

authors@rudometov.com

На компьютерном рынке серверов и рабочих станций хорошо известны и снискали популярность наборы микросхем системной логики ServerWorks, ориентированные на многопроцессорные системы. В состав этих наборов входят различные компоненты, позволяющие создавать системы разной конфигурации в зависимости от функционального назначения и стоимости  

Объединение вычислительных устройств с целью совместного использования их общих ресурсов требует эффективных серверных решений. При этом, чем больше мощность используемого сервера, и более критична его миссия, тем больше он нуждается в функциях, обеспечивающих надежность, доступность и эксплуатационную надежность, — RAS (Reliability, Availability and Serviceability). Все это обеспечивается оптимальной архитектурой систем, основу которых составляют  наборы микросхем системной логики — чипсеты, во многом определяющих функциональные возможности серверов.

Выпуском популярных чипсетов, получивших наименование ServerWorks, занимается компания Broadcom Corporation, которая в 2001 году за 957 млн. долларов США приобрела фирму с одноименным с чипсетами названием. Своими изделиями, созданными инженерами присоединенной ServerWorks, а также собственными разработчиками на основе использования перспективных компьютерных и новейших полупроводниковых технологий, компания Broadcom Corporation помогает конструкторам надежных, производительных систем решать их многочисленные проблемы.

 

Архитектура ServerWorks

Логика серверов, центральным звеном которых являются чипсеты, определяет число процессоров, которые система может использовать. От этого зависят производительность и надежность работы. Применяемые чипсеты в значительной степени определяют полосу пропускания, емкость и надежность подсистемы памяти, наряду с числом и скоростью работы используемых карт расширения. Кроме того, микросхемы, входящие в состав чипсетов, определяют эффективность функционирования подсистем ввода/вывода информации. Таким образом архитектура чипсетов, определяющих логику системы, играет ключевую роль в определении работы сервера. Плохо разработанная логика может задушить работу системы.

Традиционно основой современных чипсетов являются две компоненты. Первая представлена микросхемой, получившей наименование North Bridge. Эта компонента связывает центральный процессор, а если их несколько, то все процессоры с подсистемой оперативной памяти. В дополнение к этому,  данная компонента контролирует работу карт расширения, подключаемых к North Bridge, а также поддерживает связь со второй компонентой чипсета.

Этой компонентой является микросхема, называемая South Bridge. Она с помощью встроенных средств и внешних элементов обеспечивает контроль за работой большого числа сравнительно медленных периферийных устройств.

Необходимо отметить, что разделение чипсетов на компоненты позволяет разрабатывать специализированные микросхемы. Это обеспечивает за счет комбинирования компонентов эффективное решение задач.

Остается добавить, что в многопроцессорных системах одной из основных функций микросхемы North Bridge является координация взаимной работы массива центральных процессоров и разделения их ресурсов. К этим ресурсам относятся, кстати, многочисленные шины, входящие в состав архитектуры компьютерной системы и потоки передаваемой с их помощью информации.

Рис.1. Упрощенная конфигурации сервера, созданного на основе чипсета ServerWorksGrand Champion LE System I/O

В качестве примера такого решения на Рис.1 представлена упрощенная структура конфигурации сервера, созданного на основе одного из чипсетов ServerWorks — Grand Champion LE System I/O. Этот чипсет является распространенным набором  микросхем системной логики для сектора решений, ориентированных на использование процессоров корпорации Intel.

Основой архитектуры этого и других чипсетов являются традиционные компоненты North Bridge, носящих наименование Champion Memory and I/O Controller (CMIC), и South Bridge Open South Bridge (OSB) или Champion South Bridge (CSB). Указанные компоненты, дополненные специальными элементами, являются традиционными для высокопроизводительных компьютерных комплексов.

Как следует из особенностей приведенного чипсета ServerWorks, используемых процессоров Intel, а также их архитектуры Intel NetBurst, пропускная способность процессорной шины на максимальной тактовой частоте составляет 4,2 Гбайт/с. Для обеспечения максимальной загрузки этой шины требуется двухканальная конфигурация подсистемы оперативной памяти, построенной на основе модулей DDR SDRAM — DDR200/DDR266, удовлетворяющих спецификации PC1600/PC2100.

Для обеспечения корректной работы двухканальной подсистемы оперативной памяти модули устанавливаются парами в слоты, число которых может для указанного чипсета достигать восьми, а максимальный объем памяти при использовании 2 Гбайт модулей — до 16 Гбайт. Повышение надежности работы обеспечивается применением технологии ECC, обеспечивающей обнаружение и исправление ошибок. В дополнение, используется функция  Chipkill, обеспечивающая восстановление системы в случае выхода из строя чипов памяти, а также переключать банки памяти, заменяя их резервными.

Что касается остальных особенностей архитектуры системы, то следует отметить компоненты, управляющие платами расширения. В качестве примера можно привести специальные мосты ввода/вывода (I/O bridges), носящих наименования CIOB-X2 и CIOBE.

Компонента CIOB-X2 (Champion I/O Bridge for PCI-X) управляет двумя контроллерами PCI-X, каждый из которых обеспечивает поток информации со скоростью передачи до 1 Гбит/с. Необходимо отметить, что спецификация PCI-X 2.0 предусматривает скорость передачи данных 2 или 4 Гбит/с.  Но даже при 1 Гбит/с общий поток достигает 2 Гбит/с. Для обеспечения такого потока из CIOB-X2 в компоненту системы North Bridge служит специальная шина Inter-Module Bus (IMB) с пропускной способностью до 3,2 Гбит/с.

Компонента CIOB-E (Champion I/O Ethernet Bridge for PCI-X) управляет двумя контроллерами Gigabit Ethernet (GbE), а также PCI-X.

Кроме указанных элементов приведенной конфигурации системы, следует отметить микросхему, выполняющую функции компоненты South Bridge. Это может быть, например, CSB6 (Champion South Bridge, version 6). Эта компонента обеспечивает загрузку системы, обработку I/O-прерываний, а также поддержку 64-разрядной шины PCI, черырех портов USB, трех интерфейсов дисководов ATA и т. п.

Остается добавить, что для систем разной конфигурации предлагаются и разные компоненты, отличающиеся функциональными возможностями и ценой. Среди них микросхемы North Bridge и South Bridge, а также контроллеры памяти, мосты ввод/вывода, контроллеры Serial ATA.   Часть из них представлена на фирменном сайте компании Broadcom Corporation. Эти компонеты охватывают широкий диапазон решений от процессоров с архитектурой Intel P6 до Intel NetBurst.

Итак, чипсеты ServerWorks, предназначенных для разных конфигураций и разных процессоров в своем эволюционном развитиии.

 

Микросхемы North Bridge

LE
Champion Entry Dual Processor System I/O Platform

Микросхема North Bridge чипсета Champion LE System I/O ориентирована на двухпроцессорные платформы  начального уровня (LE — Low End). Поддерживает до двух процессоров Intel Pentium III Xeon  (архитектура P6) с шиной FSB 100 МГц или 133 МГц. Управляет потоками информации от процессоров и к ним, а также оперативной памяти и периферийных устройств, отвечающих за ввод/вывод. В состав интегрирован контроллер подсистемы памяти PC100/PC133, интерфейс 64 бит/66 МГц PCI, а также интерфейс 32 бит/33 МГц PCI, обеспечивающий, в частности, подключение к микросхеме South Bridge. Поддерживает до 4 Гбайт общего объема модулей оперативной памяти с полосой пропускания до 1.1 Гбайт/с. Обеспечена поддержка функций RAS (Reliability Availability and Serviceability) — очистка памяти и ECC.

HE-SL
Champion Volume Dual Processor System I/O Platform

Микросхема North Bridge чипсета Champion HE-SL System I/O ориентирована на двухпроцессорные платформы  широкого применения. Поддерживает до двух процессоров Intel Pentium III Xeon (архитектура P6) с шиной FSB 100 МГц или 133 МГц. Управляет потоками информации от процессоров и к ним, а также оперативной памяти и периферийных устройств, отвечающих за ввод/вывод. В состав данной микросхемы HE-SL интегрирован двухканальный контроллер подсистемы памяти PC100/PC133, контроллер шины внутреннего интерфейса ввода/вывода — Inter Module Bus (IMB) I/O interface, а также интерфейс 32 бит/33 МГц PCI, обеспечивающий, в частности, подключение к микросхеме South Bridge. Указанная микросхема North Bridge способна поддерживать до 6 Гбайт оперативной памяти с полосой пропускания до 2.1 Гбайт/с. Реализована поддержка функций RAS (Reliability Availability and Serviceability) — очистка памяти и ECC. Созданный в архитектуре компоненты HE-SL канал IMB обеспечивает для ввода/вывода полосу пропускания до 1 Гбайт/с  и допускает использование двух шин 64 бит/66 МГц PCI.

Рис.2. Один из вариантов конфигурации сервера, созданного на основе чипсета ServerWorks  ChampionHE-SL System I/O

HE
Champion Enterprise Quad Processor System I/O Platform

Микросхема North Bridge чипсета Champion HE System I/O ориентирована на четырехпроцессорные высокопроизводительные платформы (HE — High End). Поддерживает до четырех процессоров Intel Pentium III Xeon (архитектура P6) с шиной FSB 100 МГц. Управляет потоками информации от процессоров и к ним, а также оперативной памяти и периферийных устройств, отвечающих за ввод/вывод. В состав данной микросхемы HE интегрирован четырехканальный контроллер подсистемы памяти PC100/PC133, контроллер шины внутреннего интерфейса ввода/вывода Inter Module Bus (IMB) I/O interface, а также интерфейс 32 бит/33 МГц PCI, обеспечивающий, в частности, подключение к микросхеме South Bridge. Указанная микросхема North Bridge способна поддерживать до 16 Гбайт оперативной памяти с полосой пропускания до 4.2 Гбайт/с. Реализована поддержка функций RAS (Reliability Availability and Serviceability) — очистка памяти и ECC. Созданный в архитектуре компоненты HE-SL канал IMB обеспечивает для ввода/вывода полосу пропускания до 1 Гбайт/с  и допускает использование двух шин 64 бит/66 МГц PCI.

GC-WS
Grand Champion Volume Workstation Dual Processor System I/O Platform

Микросхема North Bridge чипсета Grand Champion WS (GC-WS) System I/O обеспечивает поддержку  AGP 8Х и ориентирована на двухпроцессорные платформы для рабочих станций.

Поддерживает до двух процессоров Intel Xeon (архитектура Intel NetBurst) с шинами FSB 133 МГц, обеспечивающими скорость передачи данных с частотой 533 МГц. Управляет потоками информации от процессоров и к ним, а также оперативной памяти, графической подсистемы и периферийных устройств, отвечающих за ввод/вывод.

В состав данной микросхемы GC-WS интегрирован двухканальный контроллер подсистемы памяти DDR266, два контроллера шины внутреннего интерфейса ввода/вывода — Inter Module Bus (IMB) I/O interface, а также один контроллер Thin-IMB I/O interface через который осуществляется подключение к микросхеме South Bridge. Указанная микросхема North Bridge способна поддерживать до 16 Гбайт оперативной памяти с полосой пропускания до 4.2 Гбайт/с. Реализована поддержка функций RAS (Reliability Availability and Serviceability), обеспечивающих поддержку алгоритма 128 бит ECC, технологий Chipkill и Spare Memory. Созданные в архитектуре GC-WS двойные каналы IMB обеспечивают каждый для ввода/вывода полосу пропускания до 3.2 Гбит/с.

GC-SL
Grand Champion Entry Dual Processor System I/O Platform

Микросхема North Bridge чипсета Grand Champion SL (GC-SL) System I/O ориентирована на двухпроцессорные серверные платформы начального уровня.

Поддерживает до двух процессоров Intel Xeon (архитектура Intel NetBurst) с шинами FSB 100 и 133 МГц, обеспечивающими скорость передачи данных с частотами 400 и 533 МГц. Управляет потоками информации от процессоров и к ним, а также оперативной памяти и периферийных устройств, отвечающих за ввод/вывод.

В состав данной микросхемы GC-SL интегрирован контроллер подсистемы памяти DDR200/DDR266,  один контроллер шины внутреннего интерфейса ввода/вывода — Inter Module Bus (IMB) I/O interface, а также один контроллер Thin-IMB I/O interface через который осуществляется подключение к микросхеме South Bridge.

Указанная микросхема North Bridge способна поддерживать до 4 Гбайт оперативной памяти с полосой пропускания до 2.1 Гбайт/с.

Реализована поддержка функций RAS (Reliability Availability and Serviceability), обеспечивающих поддержку алгоритма 128 бит ECC и технологии Spare Memory.

Канал IMB обеспечивает для ввода/вывода полосу пропускания до 3.2 Гбит/с.

GC-LE
Grand Champion Volume Dual Processor System I/O Platform

Микросхема North Bridge чипсета Grand Champion LE (GC-LE) System I/O ориентирована на двухпроцессорные серверные платформы.

Поддерживает до двух процессоров Intel Xeon (архитектура Intel NetBurst) с шинами FSB 100 и 133 МГц, обеспечивающими скорость передачи данных с частотами 400 и 533 МГц. Управляет потоками информации от процессоров и к ним, а также оперативной памяти и периферийных устройств, отвечающих за ввод/вывод.

В состав данной микросхемы GC-LE интегрирован двухканальный контроллер подсистемы памяти DDR200/DDR266, два контроллера шины внутреннего интерфейса ввода/вывода — Inter Module Bus (IMB) I/O interface, а также один контроллер Thin-IMB I/O interface через который осуществляется связь с микросхемой South Bridge.

Указанная микросхема North Bridge способна поддерживать до 16 Гбайт оперативной памяти с полосой пропускания до 4.2 Гбайт/с.

Реализована поддержка функций RAS (Reliability Availability and Serviceability), обеспечивающих поддержку алгоритма 128 бит ECC, технологий Chipkill и Spare Memory

Созданные в архитектуре компоненты GC-LE двойные каналы IMB обеспечивают каждый для ввода/вывода полосу пропускания до 3.2 Гбит/с.

GC-HE
Grand Champion Enterprise Quad Processor System I/O Platform

Микросхема North Bridge чипсета Champion HE System I/O ориентирована на четырехпроцессорные высокопроизводительные платформы.

Поддерживает до четырех процессоров Intel Pentium 4 Xeon с шинами FSB 100, обеспечивающими скорость передачи данных с частотами 400 МГц. Управляет потоками информации от процессоров и к ним, а также оперативной памяти и периферийных устройств, отвечающих за ввод/вывод.

В состав данной микросхемы GC-WS интегрирован четырехканальный контроллер подсистемы памяти DDR200, три контроллера шины внутреннего интерфейса ввода/вывода — Inter Module Bus (IMB) I/O interface, а также один контроллер Thin-IMB I/O interface через который осуществляется связь с микросхемой South Bridge.

Указанная микросхема North Bridge способна поддерживать до 64 Гбайт оперативной памяти с полосой пропускания до 6.4 Гбайт/с.

Реализована поддержка функций RAS (Reliability Availability and Serviceability), обеспечивающих поддержку алгоритма 128 бит ECC, технологий Chipkill, Spare Memory, Memory Mirroring и Hot Plug Memory Card.

Созданные в архитектуре компоненты North Bridge три канала IMB обеспечивают для ввода/вывода полосу пропускания до 1.6 Гбит/с каждый.

Рис.3. Один из вариантов конфигурации сервера, созданного на основе чипсета ServerWorks  GrandChampion GE-HE System I/O

 

Микросхемы South Bridge

OSB4
Champion Compatible System I/O South Bridge

Микросхема Open South Bridge 4 (OSB4) System I/O Bridge выполняет функции системной компоненты South Bridge. Эта микросхема является многофункциональным элементом, поддерживающим Plug and Play.

Управляет входящими и исходящими потоками информации, порождаемыми элементами ISA, USB, ATA, SMBus, SuperI/O. В данную микросхему интегрированы такие средства, как контроллер прерываний, совместимый с 8259, General Purpose I/O, I/O APIC, контроллер DMA, совместимый с 8237, и т.п. Кроме того, в состав микросхемы OSB4 встроены средства управления питанием: ACPI, Clock Throttling, таймеры/счетчики, совместимые с микросхемой 8254, функция инактивации/выключения электропитания и т.п.

CSB5
Champion and Grand Champion Compatible System I/O South Bridge

Микросхема Champion South Bridge 5 (CSB5) System I/O Bridge выполняет функции компоненты South Bridge. Эта микросхема является многофункциональным элементом, поддерживающим Plug and Play.

Является мостом между PCI и Low Pin Count (LPC), поддерживает двойной канал ATA/100, 4 порта USB 1.1, секьюрити (passwords and system protection). Управляет входящими и исходящими потоками информации, порождаемыми элементами PCI, USB, ATA, SMBus, LPC и SuperI/O.

В состав данной микросхемы интегрированы средства ATA/100, USB, контроллер прерываний, совместимый с 8259, General Purpose I/O, I/O APIC и контроллер DMA, совместимый с 8237.

Связь с North Bridge обеспечена средствами интерфейса Thin IMB, используемого в составе микросхем North Bridge для платформ с архитектурой Pentium 4 и совместимого с интерфейсными средствами, используемыми в North Bridge для архитектуры Pentium III.

В состав микросхемы OSB5 встроены средства управления питанием: ACPI, Clock Throttling, таймеры/счетчики, совместимые с микросхемой 8254, средства инактивации и выключения электропитания и т. п.

CSB6
Grand Champion Compatible System I/O South Bridge

Микросхема Champion South Bridge 6 (CSB6) System I/O Bridge выполняет функции компоненты South Bridge. Эта микросхема является многофункциональным элементом, поддерживающим Plug and Play.

Управляет входящими и исходящими потоками информации, порождаемыми элементами PCI, USB, ATA, SMBus, LPC и SuperI/O, поддерживает три канала ATA/100, 4 порта USB 1.1, секьюрити (passwords and system protection).

В состав данной микросхемы интегрированы средства ATA/100, контроллер прерываний, совместимый с 8259, General Purpose I/O, I/O APIC и контроллер DMA, совместимый с 8237.

Кроме того, в состав микросхемы OSB6 встроены средства управления питанием, к которым относятся ACPI, Clock Throttling, таймеры/счетчики, совместимые с микросхемой 8254, средства инактивации/выключения электропитания и т.п. Реализованы некоторые серверные средства, например, Watchdog timer, поддержка NVRAM, LCD и Keypad.

 

Контроллеры памяти

REMC
Grand Champion System I/O Memory Controller

Микросхема контроллера памяти Grand Champion Reliability Enhanced Memory Controller (REMC) поддерживает 2-Way и 4-Way конфигурации с чередованием памяти. Четыре микросхемы REMC используются в 4-Way конфигурациях чередуемой памяти для облегчения мультиплексирования и буферизации данных, в то время как пятый чип REMC используется в Address Path для генерации множественных копий адреса и контрольных сигналов.

MADP
Champion System I/O Memory Controller

Микросхема контроллера памяти Champion Memory Address Data Path Controller (MADP) поддерживает 2-Way и 4-Way конфигурации с чередованием памяти. Четыре микросхемы MADP используются в 4-Way конфигурациях чередуемой памяти для облегчения мультиплексирования и буферизации данных. Одиночный MADP используется для генерации множественных копий адреса и контрольных сигналов в 2-Way конфигурациях чередуемой памяти.

 

Контроллеры ввода/вывода

CIOB20
Champion 64-bit/66-MHz PCI System I/O Bridge

Микросхема Generation Champion PCI System I/O Bridge (CIOB20) ) является вторым поколением  мостов ввода/вывода (CIOB) для PCI. 

Обеспечивает скоростную связь межмодульной шины IMB и двух каналов PCI.

Эффективный интегрированный шинный арбитр CIOB20 поддерживает до семи устройств PCI.

Необходимая полоса пропускания обеспечивается микросхемой CIOB-X, поддерживающей работу 64 бит PCI на частотах 33, 66 МГц. Кроме того, реализуются очереди I/O, обеспечиваются кэширование, RAS и т.п.

CIOB-X
Grand Champion 100-MHz PCI-X System I/O Bridge

Микросхема Grand Champion PCI-X System I/O Bridge (CIOB-X) — высокоэффективный мост ввода/вывода систем класса предприятия. Обеспечивает скоростную связь межмодульной шины IMB и двух каналов PCI-X. Эффективный интегрированный шинный арбитр CIOB-X поддерживает до семи устройств PCI-X. Необходимая полоса пропускания обеспечивается микросхемой CIOB-X, поддерживающей работу 64 бит PCI-X на частотах 33, 66, 100 МГц. Кроме того, реализуются очереди I/O, обеспечиваются кэширование, RAS и т.п.

CIOB-X2
Grand Champion 133-MHz PCI-X System I/O Bridge

Микросхема Grand Champion PCI-X System I/O Bridge (CIOB-X2) является вторым поколением  мостов ввода/вывода (CIOB) для PCI-X. Предназначен для систем класса предприятия. Обеспечивает скоростную связь межмодульной шины IMB и двух каналов PCI-X. Эффективный интегрированный шинный арбитр CIOB-X2 поддерживает до семи устройств PCI-X. Необходимая полоса пропускания обеспечивается микросхемой CIOB-X, поддерживающей работу 64 бит PCI-X на частотах 33, 66, 100 и 133 МГц. Кроме того, реализуются очереди I/O, обеспечиваются кэширование, RAS и т.п.

CIOB-G2
Grand Champion 8X AGP Workstation Graphics System I/O Bridge

Микросхема Grand Champion 8X AGP Graphics System I/O Bridge является вторым поколением  мостов ввода/вывода (CIOB) для графических подсистем. Обеспечивает высокоэффективный путь данных между межмодульной шиной IMB и подсистемой графики. Поддерживает шинный интерфейс AGP для графических устройств, а также интерфейс с подсистемой памяти через микросхему GC-WS North Bridge.

CIOB-E
Grand Champion Dual Gigabit Ethernet (Copper)/ PCI-X System I/O Bridge

Микросхема Grand Champion Dual Gigabit Ethernet System I/O Bridge (CIOB-E) является высокопроизводительным мостом для систем класса предприятия. Обеспечивает скоростную связь подсистемы ввода/вывода и межмодульной шины IMB. Микросхема CIOB-E содержит два Gigabit Ethernet и 64 бит PCI-X (33, 66, 100 МГц).

CIOB-ES
Grand Champion Dual Gigabit Ethernet (SerDes)/ PCI-X System I/O Bridge

Микросхема Grand Champion Dual Gigabit Ethernet (SerDes) System I/O Bridge (CIOB-ES) является высокопроизводительным мостом для систем класса предприятия. Обеспечивает скоростную связь подсистемой ввода/вывода и межмодульной шины IMB.

Микросхема CIOB-ES содержит двойной Gigabit Ethernet (MACs), двойной Gigabit Ethernet по SerDes и медным проводам, 64 бит PCI-X (33, 66, 100 МГц).

 

Контроллеры Serial ATA

SWC-IB7452
Dual Channel SATA System I/O Multiplexer

Микросхема ServerWorks Dual Channel SATA System I/O Multiplexer (SWC-IB7452) — это одночиповый высокопроизводительный двойной порт SATA в SATA или SATA в ATA мост. Содержит два входящих SATA 1.0 порта, и исходящий порт, который может быть конфигурирован как  SATA или ATA. Микросхема SWC-IB7452 позволяет использование традиционных стандартных ATA устройств в оборудовании, поддерживающем SATA. В то же время предоставляет возможность применять и устройств SATA в том же окружении.  

SWC-IB7453
Quad Port SATA System I/O Controller

Микросхема ServerWorks Quad Port SATA System I/O Controller (SWC-IB7453) — это высокопроизводительный контроллер, обеспечивающий преобразование интерфейсов порта PCI-X и четырех портов SATA 1.0.

BCM5770R/BCM5770
Quad/Octal-Port SATA/PCI-X Controller

Микросхемы BCM5770 и BCM5770R являются высокоинтегрированными, многопортовыми контроллерами SATA I, которые были созданы для высокоэффективных накопителей, работа которых сопровождается низкой загрузкой центрального процессора и максимальной производительностью подсистемы ввода/вывода.

Контроллеры подключаются через 64 разрядную шину PCI-X 1.0, работающую на тактовой частоте 133 МГц. При этом BCM5770R обеспечивает управление четырьмя устройствами SATA, а BCM5770 — восемью накопителями SATA. Оба контроллера поддерживают «горячее» подключение устройств. Это предоставляет возможность вставлять и удалять накопители SATA, находящихся в стойке внешней памяти или в блоке сервера, не прерывая корректную работу системы.

Рис.4 Схема использования контроллеров BCM5770 и BCM5770R во встроенных и внешних подсистемах дисковой памяти

BCM5771
Dual-Port SATA II to SATA II Bridge

Микросхема BCM5771 — Works Dual Channel SATA System I/O Multiplexer. Представляет собой высокопроизводительное одночиповое решение, осуществляющее преобразование SATA в SATA или SATA в ATA.

 

Разработчики систем

Серверы и рабочие станции, созданные на основе микросхем ServerWorks и процессоров Intel, хорошо  представлены на компьютерном рынке. Их выпускали и продолжают производить многие известные компании. Среди них, например, Dell, Fujitsu-Siemens, HP, IBM, NEC и другие фирмы, представившие системы разной производительности и конструкции (Rack, Blade). Эти системы ориентированы на использование процессоров Intel Pentium III (DP), Intel Pentium 4, Intel Xeon DP, Intel Xeon MP и даже мобильных процессоров Intel Pentium-M.    

 

Перспективы

Перспективные технологии не проходят мимо внимания разработчиков новых моделей чипсетов, носящих наименование ServerWorks, и специализированных компонентов наборов системной логики, используемых в архитектуре многопроцессорных серверов и мощных рабочих станций.

В Интернете на разных сайтах появились сообщения о работах конструкторов по реализации разных инноваций, например, технологии динамического сжатия данных MXT (Memory eXpansion Technology), разработанной IBM. Эта технология призвана теоретически вдвое увеличить информационный объем памяти, не меняя ее физического размера.

Кроме того, появилась информация о том, что разработчики наборов микросхем системной логики ServerWorks планируют расширить диапазон используемых процессоров. Так, например, работая над перспективными решениями, ориентированными на процессоры корпорации Intel, создатели специализированных наборов не оставляют без внимания альтернативные изделия. Например, планируются изделия, предназначенные для решений, ориентированных на серверные процессоры компании AMD. Как сообщается из разных источников, готовятся  к выпуску серии чипсетов под 1-, 2-, 4- и даже 8-процессорные серверные системы, созданные на базе AMD Opteron. Как ожидается, все версии чипсетов будут поддерживать перспективную, высокопроизводительную шину PCI Express. А после реализации данных планов можно ожидать выпуск чипсетов ServerWorks  для систем на базе 16 и 32 процессоров AMD Opteron.


Статья опубликована в журнале Байт (http://www.bytemag.ru).